

# GW2A/GW2AR系列FPGA产品原理图指导手册

# 简介

使用高云半导体 GW2A/GW2AR 系列 FPGA 产品做电路板设计时需遵循一系列规则。本文档详细描述了 GW2A/GW2AR 系列 FPGA 产品相关的一些器件特性和特殊用法,并给出校对表用于指导原理图设计,主要内容如下:

- 电源
- JTAG 下载
- MSPI 下载
- 时钟管脚
- 差分管脚
- READY、RECONFIG N、DONE
- MODE
- 注!
- [1]对于一些 MODE 管脚没有全部封装出来的器件,未封装出来的 MODE 默认已接地:
- [2]JTAG 配置模式与 MODE 输入值无关;
- [3]SSPI 和 MSPI 模式的 SPI 接口是互相独立的;
- [4]CPU 配置模式的 SCLK、WE\_N 和 CLKHOLD\_N 管脚与 SERIAL 配置模式共用, CPU 配置模式的数据总线管脚与 MSPI 和 SSPI 配置模式的管脚共用。
- JTAGSEL\_N
- FASTRD\_N
- EXTR
- 配置管脚复用
- FPGA 外接晶振电路参考
- Bank 电压

www.gowinsemi.com.cn 1(13)



- 各器件支持的配置模式
- 管脚分配

# 电源

#### 1. 概述

GW2A/GW2AR 系列 FPGA 产品电压种类包括 Vcc 核电压、VccPLL 锁相环电压、Vccx 辅助电压和 Vcco Bank 电压。

Vccx 为辅助电源,用于给芯片内部部分电路供电,需要接 2.5V 或者 3.3V 电压,如果 Vccx 电压不接,会影响 IO、OSC、BSRAM 等电路工作,造成芯片无法使用。

### 2. 电源指标

#### 注!

建议在推荐的工作条件及工作范围内使用高云器件,超出工作条件及工作范围的数据仅供参考,高云半导体不保证所有器件都能在超出工作条件及工作范围的情况下正常工作。表 1 列出了各电源电压的推荐工作范围。

#### 表1推荐工作范围

| 名称     | 描述            | 最小值    | 最大值   |
|--------|---------------|--------|-------|
| Vcc    | 电源电压          | 0.95V  | 1.05V |
| VCCPLL | 锁相环电压         | 0.95V  | 1.05V |
| Vcco   | I/O Bank 电源电压 | 1.14V  | 3.6V  |
| Vccx   | 辅助电源电压        | 2.375V | 3.6V  |

### 3. 总体功耗

针对特定密度、封装和资源利用率,可以使用云源软件内嵌的 GPA 工具进行功耗评估和分析。

#### 4. 上电时间

电源上电时间参考范围值: 0.2ms~2ms。

#### 注!

- 如果上电时间>2ms,则需要确保上电顺序为先 V<sub>CC</sub>,后 V<sub>CCX</sub>/V<sub>CCO</sub>;
- 如果上电时间<0.2ms,建议增加电容以延长上电时间。

#### 5. 电源滤波

每一个 FPGA 电源输入脚就近连接一个 0.1uF 陶瓷电容到地;对于 VCC 核电压输入端要重点进行噪声处理,具体参考如图 1 所示:

www.gowinsemi.com.cn 2(13)



#### 图 1 VCC 核电压输入端噪声处理



GW2A/GW2AR 系列 FPGA 产品需要对 VccPLL 隔离滤波,具体参考如图 2 所示:

## 图 2 隔离滤波 VCCPLL



其中 FB 为磁珠,参考型号 MH2029-221Y, 4.7uF、100nF、10nF 均为 陶瓷电容,精度不低于±10%。

# JTAG 下载

1. JTAG 概述

JTAG 下载是将比特流数据下载到 FPGA 的 SRAM、片内 FLASH 或片外 FLASH 中。

2. 信号定义

#### 表 2 JTAG 配置模式信号定义

| 名称  | I/O 类型   | 说明          |
|-----|----------|-------------|
| TCK | 1        | JTAG 串行时钟输入 |
| TMS | I, 内部弱上拉 | JTAG 串行模式输入 |
| TDI | I,内部弱上拉  | JTAG 串行数据输入 |
| TDO | 0        | JTAG 串行数据输出 |

## 3. JTAG 电路参考

#### 图 3 JTAG 电路



www.gowinsemi.com.cn 3(13)



#### 注!

- 电阻精度不低于±5%;
- JTAG 插座第 6 脚的电源,根据实际情况可调整为 VCC1P2、VCC1P5、VCC1P8、 VCC2P5。

# MSPI 下载

#### 1. MSPI 概述

MSPI 配置模式,即 FPGA 作为主器件,通过 SPI 接口主动从外部 Flash 读取配置数据到 FPGA 的 SRAM 中。

# 2. 信号定义

## 表 3 MSPI 配置模式的信号定义

| 名称    | I/O 类型 | 说明                        |
|-------|--------|---------------------------|
| MCLK  | 0      | MSPI 模式下时钟输出              |
| MCS_N | 0      | MSPI 模式下的使能信号 MCS_N,低电平有效 |
| MI    | I      | MSPI 模式下数据输入              |
| МО    | 0      | MSPI 模式下数据输出              |

#### 3. MSPI 电路参考

#### 图 4 MSPI 电路



## 注!

- MCLK 信号需加 1K 下拉电阻
- 电阻精度不低于±5%

# 时钟管脚

#### 1. 概述

时钟管脚包括 GCLK 全局时钟管脚和 PLL 时钟管脚

GCLK: GCLK 在 GW2A/GW2AR 产品中按象限分布,分为四个象限,每个象限提供 8 个 GCLK 网络。GCLK 的可选时钟源包括专用的时钟输入管脚和普通布线资源,使用专用的时钟输入管脚具有更好的时钟性能。

PLL: 通过配置不同的参数可以进行时钟的频率调整(倍频和分频)、相位调整、占空比调整等功能。

www.gowinsemi.com.cn 4(13)



#### 2. 信号定义

#### 表 4 时钟管脚的信号定义

| 名称                  | I/O 类型 | 说明                            |
|---------------------|--------|-------------------------------|
| GCLKT_[x]           | I/O    | 全局时钟输入管脚,T(True), [x]: 全局时钟序号 |
| GCLKC_[x]           | I/O    | 全局时钟输入管脚,C(Comp), [x]: 全局时钟序号 |
| LPLL_T_fb/RPLL_T_fb |        | 左边/右边 PLL 反馈输入管脚, T(True)     |
| LPLL_C_fb/RPLL_C_fb | 1      | 左边/右边 PLL 反馈输入管脚, C(Comp)     |
| LPLL_T_in/RPLL_T_in | 1      | 左边/右边 PLL 时钟输入管脚,T(True)      |
| LPLL_C_in/RPLL_C_in | 1      | 左边/右边 PLL 时钟输入管脚, C(Comp)     |

#### 3. 时钟输入选择

如果外部时钟作为 PLL 时钟输入,建议从专用 PLL 管脚输入,单端输入时建议从 PLL T端输入。

GCLK 是全局时钟,直接连接到器件的所有资源,单端输入时建议从GCLK T端输入。

# 差分管脚

#### 1. 概述

差分传输是一种信号传输的技术,区别于传统的一根信号线一根地线的做法,差分传输在这两根线上都传输信号,这两个信号的振幅相等,相位相同,极性相反。

#### 2. LVDS

LVDS 即低电压差分信号,采用极低的电压摆幅高速差动传输数据,具有低功耗、低误码率、低串扰和低辐射等特点,不同封装的差分信号不同,具体信息请参考各个封装 pinout 手册的 True LVDS。

#### 注!

- GW2A/GW2AR 系列 FPGA 产品所有分区都支持 True LVDS 差分输出;
- 差分输入需外接 100 欧姆端接电阻;
- 如果使用分区作为差分输入,需要外接 100 欧姆端接电阻;
- PCB 设计时差分线阻抗控制在 100 欧姆左右。

# READY, RECONFIG N, DONE

#### 1. 概述

RECONFIG\_N,相当于 FPGA 编程配置的复位功能,RECONFIG\_N 拉低时 FPGA 无法进行任何方式的配置操作。

作为配置管脚时,需要一个脉冲宽度不少于 25ns 的低电平启动 GowinCONFIG 配置模式,使器件按照 MODE 设置值重新加载比特流数据。用户也可以通过编写逻辑控制此管脚,从而按照自身需求触发器件进行重新配置。

READY, 只有 READY 拉高时 FPGA 才能进行配置操作, READY 信号

www.gowinsemi.com.cn 5(13)



拉低后需采用器件上电或触发 RECONFIG N 的方式恢复状态。

作为配置管脚时,若为output类型,可以指示FPGA当前能否进行配置。 当器件具备配置条件时,READY信号为高电平,若配置失败,则READY 信号变为低电平。若为input类型,用户可通过自身逻辑或在器件外部人为 拉低 READY信号以延迟配置过程。

DONE, FPGA 配置成功的标志信号, 配置成功后 DONE 信号拉高。

作为配置管脚时,若为 output 类型,可以指示 FPGA 当前配置过程是否成功。当配置成功时, DONE 信号为高电平,器件进入工作状态;配置过程未完成或配置失败时, DONE 信号保持低电平状态。若为 input 类型,用户可通过自身逻辑或在器件外部人为拉低 DONE 信号以延迟其进入用户模式。

RECONFIG\_N 或 READY 保持低电平状态时,DONE 信号也会保持在低电平状态。使用 JTAG 电路配置 SRAM 的过程中,DONE 信号的值没有参考意义。

#### 2. 信号定义

#### 表 5 信号定义

| 名称         | I/O 类型   | 说明                        |
|------------|----------|---------------------------|
| RECONFIG_N | I, 内部弱上拉 | 低电平脉冲:开始新的 GowinCONFIG 配置 |
| READY      | I/O      | 高电平: 当前可以对器件进行编程配置        |
| READT      | 1/0      | 低电平: 无法对器件进行编程配置          |
| DONE       | 1/0      | 高电平:成功完成编程配置              |
| DONE       | I/O      | 低电平: 未完成编程配置或编程配置失败       |

#### 3. READY、RECONFIG\_N、DONE 参考电路

#### 图 5 READY、RECONFIG N、DONE 参考电路



#### 注!

- 上拉电源为对应配置管脚位置的 Bank 电压值 VCCO3;
- 电阻精度不低于±5%

# **MODE**

#### 1. 概述

MODE 包括 MODE0、MODE1、MODE2, GowinCONFIG 配置模式 选择信号。FPGA 上电或低电平脉冲触发 RECONFIG\_N 时,器件根据 MODE

www.gowinsemi.com.cn 6(13)



值进入相应的 GowinCONFIG 状态。由于每个封装类型的管脚数目不同,有些器件的 MODE 管脚未完全封装出来,未封装出来的 MODE 管脚在器件内部已接地,具体请参考相应器件的 PINOUT 手册。

## 2. 信号定义

## 表 6 信号定义

| 名称    | I/O 类型   | 说明                     |
|-------|----------|------------------------|
| MODE2 | I, 内部弱上拉 | GowinCONFIG 配置模式选择信号端口 |
| MODE1 | I, 内部弱上拉 | GowinCONFIG 配置模式选择信号端口 |
| MODE0 | I,内部弱上拉  | GowinCONFIG 配置模式选择信号端口 |

## 3. 模式选择

#### 表 7 模式选择

| 配置模式        |                           | MODE[2:0] [1]      | 相关说明                                                              |
|-------------|---------------------------|--------------------|-------------------------------------------------------------------|
| JTAG        |                           | XXX <sup>[2]</sup> | 外部 Host 通过 JTAG 接口对 GW2A(R) 系列 FPGA 产品进行配置                        |
|             | MSPI <sup>[3]</sup> 000   |                    | GW2A/GW2AR 作为 Master,通过 SPI<br>接口从外部 Flash (或其他器件) 读取配<br>置数据进行配置 |
| GowinCONFIG | SSPI <sup>[3]</sup>       | 001                | 外部 Host 通过 SPI 接口对 GW2A(R)系列 FPGA 产品进行配置                          |
|             | SERIAL <sup>[4]</sup> 101 |                    | 外部 Host 通过 DIN 接口对 GW2A(R)系列 FPGA 产品进行配置                          |
|             | CPU <sup>[4]</sup>        | 111                | 外部 Host 通过 DBUS 接口对 GW2A(R)<br>系列 FPGA 产品进行配置                     |

#### 注!

- [1]对于一些 MODE 管脚没有全部封装出来的器件,未封装出来的 MODE 默认已接地;
- [2]JTAG 配置模式与 MODE 输入值无关;
- [3]SSPI 和 MSPI 模式的 SPI 接口是互相独立的;
- [4]CPU 配置模式的 SCLK、WE\_N 和 CLKHOLD\_N 管脚与 SERIAL 配置模式共用,CPU 配置模式的数据总线管脚与 MSPI 和 SSPI 配置模式的管脚共用。

www.gowinsemi.com.cn 7(13)



# JTAGSEL\_N

## 1. 概述

JTAG 模式选择信号。若在云源软件中设置 JTAG 管脚复用为 GPIO,则器件上电后进行一次成功的配置后 JTAG 管脚变为 GPIO, JTAG 配置功能失效,用户可通过拉低 JTAGSEL\_N 进行恢复;如果用户未设置 JTAG 管脚复用,则 JTAG 配置功能一直可用。

#### 2. 信号定义

#### 表 8 信号定义

| 管脚名称      | I/O 类型  | 说明                            |
|-----------|---------|-------------------------------|
| JTAGSEL_N | I,内部弱上拉 | 将 JTAG 管脚从 GPIO 恢复为配置管脚,低电平有效 |

#### 注!

JTAGSEL\_N 管脚与 JTAG 配置的 4 个管脚(TCK、TMS、TDI、TDO)设置为 GPIO 时存在互斥关系:

- JTAGSEL\_N 设置为 GPIO 时, JTAG 管脚只能作为配置管脚;
- JTAG 管脚设置为 GPIO 时, JTAGSEL N 只能作为配置管脚。

# FASTRD N

#### 1. 概述

MSPI 配置模式读取 SPI Flash 速度选择信号。当 FASTRD\_N 为高电平时为普通读取模式;当 FASTRD\_N 为低电平时为高速读取模式。各个厂家的 Flash 高速读取操作指令不同,具体请参考相应 Flash 的数据手册。

#### 2. 信号定义

#### 表 9 信号定义

| 管脚名称     | I/O 类型 | 说明                                                       |
|----------|--------|----------------------------------------------------------|
| FASTRD_N | 1      | ● 作为配置管脚时,类型输入,内部弱上拉,<br>READY 信号上升沿时采样 MSPI 配置速度模<br>式; |
|          |        | ● 作为 GPIO 时,可用作输入或输出类型。                                  |

#### 注!

- 高电平:普通 Flash 访问模式,时钟频率不得高于 30MHz;
- 低电平:高速 Flash 访问模式,时钟频率范围大于 30MHz,小于 80MHz。

# **EXTR**

该管脚为专用管脚,需要外接 10K 电阻下拉到地,电阻精度 1%。具体 参考如图 6 所示:

www.gowinsemi.com.cn 8(13)



#### 图 6 EXTR 管脚配置



# 配置管脚复用

#### 1. 概述

配置管脚复用指的是在上电瞬间执行的是配置功能,下载完比特流文件后作为普通 IO 使用。通过 Gowin 云源软件配置管脚复用:

- a). 打开 Gowin 云源软件中相应的工程;
- b). 在菜单栏中选择 "Project>Configuration>Dual-Purpose Pin", 如图 7 所示:
- c). 勾选对应选项设置配置管脚的复用情况。

#### 图 7 配置管脚复用



- 2. 管脚复用
- SSPI: 作为 GPIO 时,可用作 input 或 output 类型;
- MSPI: 作为 GPIO 时,可用作 input 或 output 类型;
- RECONFIG\_N: 作为 GPIO 时,只能用作 output 类型。为保障配置过程顺利进行,用户复用 RECONFIG\_N 管脚时需将其初始值置为高电平;
- READY: 作为 GPIO 时,可用作 input 或 output 类型。READY 用作 input

www.gowinsemi.com.cn 9(13)



类型的 GPIO 时需保证配置开始前其初始值为 1, 否则 FPGA 无法进行配置;

- DONE: 作为 GPIO 时,可用作 input 或 output 类型。DONE 用作 input 类型的 GPIO 时需保证配置开始前其初始值为 1,否则配置结束后 FPGA 无法进入用户模式:
- JTAG: 作为 GPIO 时,可用作 input 或 output 类型;
- JTAGSEL\_N: 作为 GPIO 时,可用作 input 或 output 类型。
- MODE: 作为 GPIO 时,可用作 input 或 output 类型。为保障配置过程 顺利进行,用户复用 MODE 管脚时需要保证在配置的时候(上电或者低 电平脉冲触发 RECONFIG\_N)提供正确的配置模式值。MODE 最多可 复用三个管脚,未封装出来的器件内部接地,具体请参考相应器件的 PINOUT 手册。不同的配置模式对应的 MODE 值请参考 <u>UG290, Gowin FPGA 产品编程配置手册</u>。

注!

如果 IO 口数量够使用,优先使用非复用管脚。

# FPGA 外接晶振电路参考

# 图 8 FPGA 外接晶振电路



其中 FB 为磁珠,参考型号 MH2029-221Y; 电阻精度不低于±5%; 电容精度不低于±10%。

# Bank 电压

各器件的 Bank 供电要求请参考如下文档中的 Power 部分。

- UG115, GW2AR-18 器件 Pinout 手册
- <u>UG110</u>, GW2A-18 器件 Pinout 手册
- UG113, GW2A-55 器件 Pinout 手册

www.gowinsemi.com.cn 10(13)



# 各器件支持的配置模式

#### 1. GW2A-18

## 表 10 GW2A-18 配置模式

| 配置模式    | JTAG | SSPI | MSPI | SERIAL | CPU      |
|---------|------|------|------|--------|----------|
| QN88    | √    |      | √    |        |          |
| LQ144   | √    | √    | √    | √      | √        |
| EQ144   | √    | √    | √    | √      | √        |
| MG196   | √    | √    | √    |        |          |
| PG256   | √    | √    | √    | √      | √        |
| PG256S  | √    | √    | ✓    | √      | √        |
| PG256C  | √    |      | √    | √      |          |
| PG256E  | √    |      | √    | √      | √        |
| PG256SF | √    |      |      | √      |          |
| PG256CF | √    | √    |      | √      |          |
| PG484   | √    | √    | √    | √      | √        |
| UG324   | √    | √    | √    | √      | <b>√</b> |
| UG484   | √    | √    | √    | √      | √        |

## 2. GW2A-55

## 表 11 GW2A-55 配置模式

| 配置模式   | JTAG | SSPI | MSPI | SERIAL | CPU |
|--------|------|------|------|--------|-----|
| UG324  | √    | √    | √    | √      | √   |
| UG324D | √    | √    | √    | √      | √   |
| UG324F | √    | √    | √    | √      |     |
| UG676  | √    | √    | √    | √      | √   |
| PG484  | √    | √    | √    | √      | √   |
| PG1156 | √    | √    | √    | √      | √   |

## 3. GW2AR-18

#### 表 12 GW2AR-18 配置模式

| 配置模式    | JTAG | SSPI | MSPI | SERIAL | CPU          |
|---------|------|------|------|--------|--------------|
| QN88    | √    | √    | √    |        |              |
| QN88P   | √    | √    | √    |        |              |
| QN88PF  | √    | √    | √    |        |              |
| LQ144   | √    | √    | √    | √      | √            |
| EQ144   | √    | √    | √    | √      | $\checkmark$ |
| EQ144P  | √    | √    | √    | √      | $\checkmark$ |
| EQ144PF | √    | √    | √    | √      | $\checkmark$ |
| LQ176   | √    | √    | √    | √      | $\checkmark$ |
| EQ176   | √    | √    | √    | √      | $\checkmark$ |
| PG256S  | √    |      | √    |        |              |

www.gowinsemi.com.cn 11(13)



# 管脚分配

在电路设计前需要对 FPGA 的管脚分配进行全局统筹,针对应用结合器件架构特性做出合理的选择,包括 IO LOGIC、全局时钟资源、PLL 资源等。

GW2A/GW2AR Bank 所有分区都支持真 LVDS 输出,请参考 GW2A/GW2AR 系列 FPGA 产品 Pinout 手册确保相应的管脚支持真 LVDS 输出。

为支持 SSTL, HSTL 等 I/O 输入标准,每个 Bank 提供一个独立的参考电压(VREF),用户可以选择使用 IOB 内置的 VREF 源(等于 0.5\*Vcco),也可选择外部的 VREF 输入(使用 Bank 中任意一个 I/O 管脚作为外部 VREF 输入)。

关于 DDR 相关管脚分配请参考 TN662-1.0, 基于高云半导体 FPGA 的 DDR2 & DDR3 硬件设计参考手册。

#### 注!

配置过程中,器件的所有 I/O(除 TCK 外)均为内部弱上拉,配置完成后 I/O 状态由用户程序和约束控制。

www.gowinsemi.com.cn 12(13)



# 技术支持与反馈

高云半导体提供全方位技术支持,在使用过程中如有任何疑问或建议,可直接与公司联系:

网址: www.gowinsemi.com.cn

E-mail: <a href="mailto:support@gowinsemi.com">support@gowinsemi.com</a>

Tel: 00 86 0755 82620391

# 版本信息

| 日期         | 版本  | 说明                                       |
|------------|-----|------------------------------------------|
| 2018/01/02 | 1.0 | 初始版本。                                    |
| 2018/04/23 | 1.1 | 修改上电时间参考范围为"0.2ms~2ms"并增加备注信息。           |
| 2018/06/29 | 1.2 | 统一修改原理图风格。                               |
| 2019/04/03 | 1.3 | 完善 FASTRD_N 信号描述。                        |
| 2019/04/12 | 1.4 | 增加器件 I/O 描述:器件的所有 I/O (除 TCK 外)均为内部 弱上拉。 |
| 2019/05/17 | 1.5 | 增加 MCLK 下拉电阻。                            |
| 2019/06/04 | 1.6 | 修改 Bank 电压描述。                            |
| 2019/10/28 | 1.7 | 增加 DDR 相关管脚分配文档链接。                       |
| 2021/12/06 | 1.8 | ● 修正表 1 推荐工作范围。<br>● 完善各器件支持的配置模式表。      |

www.gowinsemi.com.cn 13(13)

## 版权所有© 2021 广东高云半导体科技股份有限公司

GO₩IN高云、Gowin、晨熙、高云均为广东高云半导体科技股份有限公司注册商标,本手册中提到的其他任何商标,其所有权利属其拥有者所有。未经本公司书面许可,任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部,并不得以任何形式传播。

## 免责声明

本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止发言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和/或使用不作任何明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知识产权的侵权责任等,均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利,恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。